开启全网商机
登录/注册
| FPGA信号处理模组 | 1.0/套 | 不限 | 不限 | FPGA信号处理模组 总体要求: 1.该组件具备多种时钟模式和多种触发模式,能够通过软件选择。 2.该组件对于不同重复频率的脉冲能够稳定产生10MHz的脉冲信号。 3.该组件能够稳定采集,存储并传输信号。 4.提供上位机软件。 数据采集部分: 支持2通道同步采集 1GSPS采样率 16bit垂直分辨率 -3dB带宽:DC~407MHz 支持DC耦合,50Ω阻抗输入 全量程输入电压:8.6dBm@10MHz 支持内部参考时钟、外参考时钟及外采样时钟 支持软件触发、内部脉冲触发、通道触发、外部脉冲触发功能 PL侧1GB板载内存,PS侧1GB内存。 千兆以太网数据传输接口 倍频/分频模块部分: 输入信号频率:1MHz\2MHz\5MHz\10MHz 低频段 10MHz-1000MHz 步进 10MHz 高频段 输入信号功率:≧50mVpp(@50 欧负载) 输入信号波形;正弦波或脉冲(脉宽≧10% 输入≦500MHz;脉宽≧25% 输入≦ 1000MHz) 输出信号:10MHz 输出信号幅度:≧2Vpp 输出波形:脉冲 脉宽 40%-60% | 提供上门培训使用指导;一年以上保修期;其他按行业标准提供,需全部国产化 |
附件:详细需求.docx
|