相位解调主机FPGA 及上位机软件开发(ZJLAB-FS-BX20250170)采购公告

发布时间: 2025年12月08日
摘要信息
招标单位
招标编号
招标估价
招标联系人
招标代理机构
代理联系人
报名截止时间
投标截止时间
招标详情
下文中****为隐藏内容,仅对千里马会员开放,如需查看完整内容请 或 拨打咨询热线: 400-688-2000
相关单位:
***********公司企业信息
项目名称 项目编号 公告开始日期 公告截止日期 采购单位 付款方式 联系人 联系电话 签约时间要求 到货时间要求 预算总价 发票要求 含税要求 送货要求 安装要求 收货地址 供应商资质要求 公告说明
相位解调主机FPGA 及上位机软件开发****
2025-12-08 16:56:302025-12-11 17:00:00
****合同签订后的7日内甲方付给乙方50%合同款,验收后甲方支付给乙方50%合同款。
¥485000.00

符合《政府采购法》第二十二条规定的供应商基本条件


采购清单1
采购商品 采购数量 计量单位 所属分类
相位解调主机FPGA和上位机软件开发 1 行业应用软件开发服务
品牌 型号 预算单价 技术参数及配置要求 参考链接 售后服务
¥ 485000.00
服务内容1:FPGA开发: 1. 实现多光源模块、调制器模块的控制; 2. 实现对ADC数据采集功能,支持两路ADC接口,采集结果严格对齐,完成缓存; 3. 实现光模块脉冲驱动信号与ADC时钟信号同步,实现基于外部时钟触发的精密同步ADC采集; 4. FPGA实时解调效率最高为50kHz; 5. 实现PCIE接口功能,完成处理板卡同上位机的控制包、数据包通信; 6. 完成与光模块和工控板之间的联合调试; 7. 实现对于散射增强光纤散射点的自动识别与定位,支持至少2000个点的检测; 8. 提供带有注释和说明的代码源码,及相关说明文档。(属于验收标准) 服务内容2:上位机软件开发: 1.软件配置功能:进行采集卡与FPGA链路参数的配置、信号注入参数调整,实现链路运行状态的监测与故障自愈; 2.数据存储与回放:实现光信号采集数据的实时高速存储,具备存储位置可设定,单存储文件长度可设定等功能,支持数据回放、阈值检测、segy格式转换; 3.数据的分析功能:可以实现光纤链路散射光检测,评估工作状态;实现对采集原始信号的积分、基于多类窗口函数平均和频域FFT分析功能; 4. 瀑布图流数据处理能力:≥15MB/s; 5. 数据连续存储能力:≥15MB/s; 6.显示交互功能:具备链路配置和存储配置设定界面;具备光纤链路散射信号显示界面、多幅测试曲线与光纤链路等效基元相位幅值实时显示界面;具备单通道数据,频率分析数据显示与参数配置界面;支持实时显示单通道10秒数据流的时域信号,并实时显示频域分析结果图。 7. 保持模块化,软件与FPGA控制解绑,提供二次开发API; 8. 采集信号的灵敏度分析,支持通道选取,时域滤波,时频域相位信号幅值提取及灵敏度计算。 履行期限、地点和方式:自合同签订之日起30个自然日,履约地点为**省**市。合同签订后的7日内甲方付给乙方50%合同款,验收后甲方支付给乙方50%合同款。 验收标准: 服务成果均须提交甲方验收。验收应当按照合同双方在本合同的验收标准及验收时间的约定进行。乙方应当在验收前做好验收的必要准备并向甲方发出可以进行验收的书面通知,并同时按约定提交拟验收的服务成果。乙方提交验收书面通知及拟验收的服务成果不符合前述规定的,视为乙方未提交验收。乙方提交验收书面通知及拟验收的服务成果符含前述规定的,甲方应当在收到该验收通知后7个工作日内开始验收;如因甲方原因造成验收延误的,则验收时间应当顺延。 验收过程中,如服务工作及服务成果存在错误、缺陷或与本合同约定不符的(简称“验收不合格”),乙方应当立即采取纠正、补充或甲方要求的其他补救措施,并与甲方协商约定新的验收时间进行验收(简称“重新提交验收”)。若乙方重新提交验收而导致原定的服务完成期限或验收合格期限逾期的,乙方应承担逾期违约责任。 成果交付: 1. 上位机软件安装、设计说明文档、设计源码、接口说明文档; 2. FPGA设计文档、源码; 3. 软件用户手册。
(1)质保期3年。质保期内:提供7*24小时售后服务制度,如果出现故障,乙方在2小时内响应并提供解决方案;如电话传真等方式解决不了,乙方派技术人员72小时内到现场。(2)质保期外:7*24小时响应技术问题;如需继续支持维修,按成本价标准收取维修及零件费用。;

附件(1)
招标进度跟踪
招标项目商机
暂无推荐数据
400-688-2000
欢迎来电咨询~