开启全网商机
登录/注册
| SG202****101001基带调制处理板卡 | **** | 188000.00 | 186000.00 | 质量保证期:【3】年。质量保证期自甲方出具验收合格结论之日起算,质量保证期内乙方应免费、按时提供质保服务。质保期内出现质量问题的,质量保证期内维修时间累计达到或超过1个月,免费质量保证期**1年,超过1个月不满2个月的,则质量保证期**2年,以此类推。 在质量保证期内,乙方在设备发生故障24小时内到达现场或者进行远程沟通以及时排除故障或提供相应的解决方案,并保证在【5】个工作日内按甲方要求完成问题处理(主体设备采购及加工时间除外),相关费用由乙方承担。质保期内,乙方免费对软件进行升级或更新,耗材更换由乙方负责免费更换。如乙方在【10】个工作日内无法处理完毕的,应当采取相应的应急措施(包括但不限于免费提供同等替代品等)。 | 1. FPGA技术指标 (1) 逻辑单元(LE):693,120 LE (2) 自适应逻辑模块(ALM):108,300 ALM (3) 嵌入式存储器:51.68 Mbit (4) 块 RAM (EBR):52,920 kbit (5) 分布式RAM:10,888 kbit (6) 用户I/O数量:600 (7) 收发器数量:20 (8) 收发器数据速率:最高28.05 Gb/s (9) 时钟**:集成 MMCM 和 PLL (10) 封装类型:FCBGA-1157 (11) 安装风格:表面贴装 (SMD/SMT) (12) 最大工作频率:640MHz (另有资料显示可达710 MHz ) (13) 核心供电电压:约0.97V至1.03V (14) I/O 供电电压:3.3V (15) 总线接口:CPCIe Gen3.0 x4总线接口 (16) BANK分配:拥有5个高速串行收发器BANK,每个BANK包含4个高速串行收发器。具体分配如下: □ PCIe Gen3.0 x4占用BANK115的高速串行收发器,实现与主板的高速通信。 □ BANK116和117的发送器用于连接DAC的Serdes,实现数据的高速输出。 □ BANK114专用于连接10G光口,提供高速网络通信能力。 (17) DDR控制器配置:外挂一组64位的1600Mbps DDR控制器,实现对64位宽4GB容量DDR3芯片组的高效读写控制,为数据处理提供充足的内存支持。 (18) HP BANK**利用:共有12个HP BANK,其中6个BANK用于实现两组64位的1600Mbps DDR3控制器,充分满足了高性能数据处理对内存带宽和容量的需求,同时引脚配置也完全符合设计要求。 2. DAC技术指标 (1) 分辨率:提供16位的高精度转换能力,确保模拟信号的精确还原。 (2) 采样率:最高12 GSPS(每秒千兆采样次数),能够直接合成高频射频信号 □ 基带模式:支持直流至 2.5GHz 的信号生成。 □ 混合模式:可在第二、第三奈奎斯特区重构射频载波,频率覆盖高达 1.5GHz 至 7.5GHz。 □ 在2倍不归零模式下:支持直流至 6GHz 。 (3) 通道数量:1通道 (4) 数据接口:采用JESD204B高速串行接口,数据接口标准,适合高速数据传输,能简化与FPGA或ASIC等处理器的板级互联。 (5) INL: ±2.7 LSB; (6) DNL: ±1.7 LSB (7) 电源模拟电压: 1.14V ~ 1.326V, 2.375V ~ 2.625V (8) 电源数字电压: 1.14V ~ 1.326V (9) 封装形式:169-CSPBGA (11mm x 11mm) (10) 灵活的插值功能:内置可旁路的插值滤波器(支持2x、3x、4x、6x、8x、12x、16x、24x等倍数),这有助于降低对输入数据速率的要求,并减少输出镜像,从而简化后续的滤波电路设计。 (11) 可编程输出电流:输出电流可在约 15mA 至 40mA 的范围内编程设定。 (12) 灵活的SPI总线控制:支持SPI总线进行参数配置和模式控制,方便用户根据不同的应用场景调整芯片设置。 | 2.0 | 根据客户要求定制 | 372000.00 | **** |