开启全网商机
登录/注册
| Ego1开发板 | 50.0/ | Xilinx | Xilinx Artix-7EG01学习板VIVADO | 1、主芯片:Xilinx Artix FPGA,逻辑单元不低于33,280、Slices 不低于5,200、分布式RAM不低于400Kb、DSP单元不低于90个、BlockRAM不低于1,800Kb。 2、板上时钟不低于100MHz,板卡配置方式支持USB-JTAG编程接口和SPI闪存配置方式。 3、板上有不少于2Mbit的SRAM,板上需要有SPI闪存。 4、板上提供不少于16个LED、不少于8个的拨码开关、不少于8个DIP开关、不少于5个按键。通用扩展IO不少于32pin 5、板上7段数码管不少于8个,板上提供VGA视频输出接口与Audio音频接口。 提供用于系统调试的USB-UART接口 / 6、板卡具有板载蓝牙模块、板载DAC模块、可调节的电位器,为XADC提供模拟输入、XAD、功耗检测功能 7、★提供八个参考案例:实验一 流水灯设计、实验二 智力抢答器、实验三 FIR数字滤波器、实验五 串口控制器、实验六 VGA图像显示、实验七 蓝牙远程控制、实验八 嵌入式软核设计,须配套相关实验指导书,具有配套的慕课课程,支持线上开源习题库 EGO-LINK 社区联动学习,支持 Scaleda国产EDA 设计工具。 | 按行业标准提供服务 | ||
| 数据脱敏平台软件 | 1.0/ | 国产 | 国产 | "1. 平台需围绕数据全生命周期构建完整功能体系,具备接入、发现、处理、交付、审计五位一体闭环数据安全管控能力。 2. 接入层:支持多源数据统一管理,可对各类数据库实现统一接入与健康监测。 3. 发现层:内置智能敏感数据识别引擎,支持自动完成数据资产分类分级及风险定级。 4. 处理层:提供丰富脱敏算法及数据一致性保障策略,支持静态脱敏、动态脱敏等多种脱敏模式,采用分布式执行引擎保障高性能处理。 5. 交付层:集成数字水印与数据血统功能,确保脱敏后数据可溯源、可追责。 6. 管控层:支持细粒度权限管控、工单流程审批及全链路操作审计,满足数据安全合规管理要求 " | 按行业标准提供服务 | ||
| 低代码智能开发平台 | 1.0/ | 国产 | 国产 | "1. 平台须以组件化为核心,具备完整低代码智能开发能力,形成从组件资产沉淀到应用敏捷交付的完整闭环。 2. 组件开发:支持业务组件、逻辑组件开发,提供组件初始化、编译功能,支持组件模拟测试,满足组件快速创建与验证。 3. 组件流程编排:采用可视化拖拽式画布,配备丰富流程节点库,支持将已开发组件按业务逻辑灵活串联编排。 4. 应用发布:支持一键构建、版本管理及多环境部署,可将编排完成的流程快速发布为独立应用或集成至现有业务系统。 " "1. 平台须以组件化为核心,具备完整低代码智能开发能力,形成从组件资产沉淀到应用敏捷交付的完整闭环。 2. 组件开发:支持业务组件、逻辑组件开发,提供组件初始化、编译功能,支持组件模拟测试,满足组件快速创建与验证。 3. 组件流程编排:采用可视化拖拽式画布,配备丰富流程节点库,支持将已开发组件按业务逻辑灵活串联编排。 4. 应用发布:支持一键构建、版本管理及多环境部署,可将编排完成的流程快速发布为独立应用或集成至现有业务系统。 " | 按行业标准提供服务 |