开启全网商机
登录/注册
项目概况
| 项目名称 | 数字逻辑与EDA实验课程FPGA口袋实验板 | 项目编号 | **** |
| 开始时间 | 2026-04-02 17:07 | 结束时间 | 2026-04-07 17:07 |
| 供应商资格要求 | 参照《****政府采购法》第二十二条规定的资格条件。 | 预算金额(元) | 150000.00 |
| 采购方式 | 竞价 | ||
采购货物信息列表
| 1 | FPGA口袋实验板 | 50 | 套 | 3000 | ||
| 技术参数 | 1. 芯片:主流FPGA芯片,Logic Cells≥100,000,DSP Slices≥240,324引脚BGA封装, I/O数量≥210, 需内置高速串行收发器(Transceiver),速率>6.6Gbps,数量≥4个。 2. 快速随机存储器:4860Kbits 3. 板载存储器:1Gib DDR2 SDRAM,128Mib QSPIFlash 4. 编程接口:Jtag USB,含供电功能; 5. 内部时钟:≥450MHz 6. 接口:12bitVGA接口,10/100M RJ45口,USB Host,应具备U盘Bit文件加载功能。 7. 显示:2个4位七段数码管、2个三色LED、16个用户LED 8. 扩展口:Pmodx4,含支持XADC的Pmod 9. 软件:需支持ISE/Vivado等主流开发工具,支持RVfpga、Multisim,支持Adept 10. 板载传感器:三轴加速度计、温度计、PDM麦克风 11. 亚克力保护壳,编程口增强防护,硬质塑料收纳盒 12. 应支持教指委推荐类配套教材,支持RISC-V、ARM、MIPS等教学方案。 | |||||
| 相关材料 | 技术参数.docx | |||||